سرعت بالای جمع کننده احتمالاتی برای زیر سیستم پردازش سیگنال
HIGH SPEED PROBABILISTIC ADDER FOR SIGNAL PROCESSING SUBSYSTEMS
نویسندگان |
این بخش تنها برای اعضا قابل مشاهده است ورودعضویت |
اطلاعات مجله |
thescipub.com |
سال انتشار |
2014 |
فرمت فایل |
PDF |
کد مقاله |
23691 |
پس از پرداخت آنلاین، فوراً لینک دانلود مقاله به شما نمایش داده می شود.
چکیده (انگلیسی):
This study proposes a new high performance and low power adder using new design style called
probabilistic is proposed. The design of a probabilistic adder that achieves low power and high speed
operation. The delay and power dissipation are reduced by dividing the adder into two parts to reduce the
carry chain. This dividing approach reduces active power by minimizing extraneous glitches and transitions.
It is an approach for the design and comparison of 16-bit adders for low-power signal processing
applications. Simulation and Synthesis results show that the proposed adder outperforms the conventional
adders in terms of power consumption, delay and transistor count.
کلمات کلیدی مقاله (فارسی):
قدرت تاخير محصول ، پردازش سيگنال ، طراحي کم قدرت ، روش هاي احتمالاتي ، دقت قابل قبول
کلمات کلیدی مقاله (انگلیسی):
Keywords: Power Delay Product, Signal Processing, Low Power Design, Probabilistic Approach, Acceptable Accuracy
پس از پرداخت آنلاین، فوراً لینک دانلود مقاله به شما نمایش داده می شود.