طراحی بهینه جمع رقم نقلی و جمع رقم نقلی کد دودویی با استفاده از گیت های منطقی برگشت پذیر
DESIGN OF OPTIMAL CARRY SKIP ADDER AND CARRY SKIP BCD ADDER USING REVERSIBLE LOGIC GATES
نویسندگان |
این بخش تنها برای اعضا قابل مشاهده است ورودعضویت |
اطلاعات مجله |
thescipub.com |
سال انتشار |
2014 |
فرمت فایل |
PDF |
کد مقاله |
23679 |
پس از پرداخت آنلاین، فوراً لینک دانلود مقاله به شما نمایش داده می شود.
چکیده (انگلیسی):
Reversible logic circuits have the ability to produce zero power dissipation which has found its
importance in quantum computing, optical computing and low power digital circuits. The study
presents improved and efficient reversible logic circuits for carry skip adder and carry skip BCD adder.
The performance of the proposed architecture is better than the existing works in terms of gate count,
garbage outputs and constant inputs. This design forms the basis for different quantum ALU and
embedded processors.
کلمات کلیدی مقاله (فارسی):
مدارهاي کم قدرت ، برگشت پذيري منطقي جمه کننده رمز دودويي دهدهي ، جمع کننده رقم نقلي ، رايانه نوري
کلمات کلیدی مقاله (انگلیسی):
Keywords: Low Power Circuits, Reversible Logic, Binary Coded Decimal Adder, Carry Skip Adder, Optical Computing
پس از پرداخت آنلاین، فوراً لینک دانلود مقاله به شما نمایش داده می شود.